

## Examen-teoria-1-2020.pdf



michumier



**Arquitectura de Computadores** 



2º Grado en Ingeniería Informática del Software



Escuela de Ingeniería Informática Universidad de Oviedo



La mejor escuela de negocios en energía, sostenibilidad y medio ambiente de España.

## **Formamos** talento para un futuro Sostenible



2 100% Empleabilidad



Modalidad: Presencial u online



Programa de Becas, Bonificaciones y Descuentos



## Tu ex no te dejó las cosas claras, **pero nosotros la rutina sí.**





Mier Castañón, Miguel (UO277301)

Examen de Arquitectura de Computadores

Fecha: 23-10-2020

## Instrucciones generales para la realización de este examen

La respuesta debe escribirse en el hueco existente a continuación de cada pregunta con **letra clara**. Cada respuesta incorrecta, ilegible o vacía no suma ni resta. En el caso de preguntas teóricas se valorará la capacidad de síntesis.

1 Un ordenador portatil con 2 núcleos y 4 GB RAM y una estación de trabajo con 12 núcleos y 16 GB RAM ejecutan cinco veces dos benchmarks, B1 y B2. La tabla siguiente muestra los tiempos de respuesta de cada ejecución, en segundos.

|             | B1    |       |       |       |       | B2    |       |       |       |       |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
|             | $t_1$ | $t_2$ | $t_3$ | $t_4$ | $t_5$ | $t_1$ | $t_2$ | $t_3$ | $t_4$ | $t_5$ |
| Laptop      | 23.1  | 22.7  | 21.4  | 21.6  | 23.4  | 58.65 | 57.99 | 58.14 | 56.25 | 57.56 |
| Workstation | 12.15 | 12.68 | 13.05 | 14.06 | 12.99 | 12.15 | 12.68 | 13.05 | 14.06 | 12.99 |

a — (0.5 puntos) ¿Cuál es el rendimiento de cada computador utilizando la productividad para cada benchmark?

| Laptop(B1): | Workstation(B1): |
|-------------|------------------|
| Laptop(B2): | Workstation(B2): |
|             |                  |

b— (0.5 puntos) ¿Cuál es la aceleración de la estación de trabajo respecto al ordenador portátil para cada benchmark?

```
A(B1) = A(B2) =
```

c — (0.5 puntos) ¿Cuál es la aceleración agregada de la estación de trabajo respecto al ordenador portátil?

| 2 Una estación de trabajo utiliza una CPU superescalar de ancho de emisión 6 y una frecuencia de reloj de 2 GHz. En ella se ejecuta un benchmar |
|-------------------------------------------------------------------------------------------------------------------------------------------------|
| que proporciona un tiempo de respuesta de 24.9 segundos.                                                                                        |

a — (0.5 puntos) ¿Cuál es su rendimiento máximo, MIPS?

| <b>b</b> — (0.5 puntos) ¿Cuál es su productividad máxima, expresada en instrucciones por ciclo? |  |
|-------------------------------------------------------------------------------------------------|--|
| (0.5 paintos) (.Cuar es su productividad maxima, expresada en mistracciones por cicio.          |  |

3 ☐ Se ejecuta el siguiente programa MIPS64 sobre una microarquitectura segmentada básica cuya única mejora es una unidad no segmentada de multiplicación/división de enteros de 2 ciclos. Las excepciones precisas no están soportadas.

```
bne r4, r4, labdst; branch on registers not equal ori r2, r4, -70
labdst:
dmul r5, r8, r2
ld r8, 8(r7)
xori r5, r8, -2
```

a — (1 punto) Enumera las dependencias de datos que existen en el programa, especificando tipo junto con las instrucciones y registros involucrados. Ejemplo de respuesta: RAW => daddi, ori : r7 // dsub, xori : r3

```
RAW =>

WAW =>

WAR =>
```

b— (1 punto) Indica las duraciones de las detenciones expresadas en ciclos de reloj. Para los tipos RAW, WAW y estructural debe indicarse además la instrucción que se detiene, mientras que para el tipo control la instrucción que la provoca. Si un tipo de detención no aparece, indícalo con N/A. Si hay varias detenciones del mismo tipo deben indicarse todas.

Ejemplo de respuesta, RAW: xor 1 ciclo // andi 2 ciclos

| RAW:         |       |
|--------------|-------|
| WAW:         |       |
| Estructural: | WUOLA |
| Control:     |       |









c— (1 punto) ¿Cuántos ciclos de reloj son necesarios para ejecutar el código anterior? ¿Cuál es el CPI ignorando el transitorio inicial? Indica la expresión matemática utilizada para obtener el CPI.

| la expresión matemát                                | la expresión matemática utilizada para obtener el CPI.                                                     |                                                                                                                                                      |  |  |  |  |  |
|-----------------------------------------------------|------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| Ciclos:                                             | CPI:                                                                                                       |                                                                                                                                                      |  |  |  |  |  |
|                                                     | as rutas de reenvío estuviesen implementadas en esta micr<br>espuesta: Salida EX daddi -> Entrada EX dmul. | oarquitectura, ¿qué rutas se activarían al ejecutar el programa                                                                                      |  |  |  |  |  |
|                                                     |                                                                                                            |                                                                                                                                                      |  |  |  |  |  |
| físico al final de la eje<br>originalmente contiene |                                                                                                            | ctura, ¿qué registros arquitectónicos cambiarían de registro<br>ados? Para el renombrado se dispone de una cola FIFO que<br>os registros disponibles |  |  |  |  |  |
|                                                     |                                                                                                            |                                                                                                                                                      |  |  |  |  |  |
| reenvío. Sobre esta microard                        | uitectura se ejecuta el siguiente código.                                                                  | a MEM), predición de saltos siempre no tomado y <b>sin rutas do</b>                                                                                  |  |  |  |  |  |
| ori r1, r0, 40                                      | প                                                                                                          |                                                                                                                                                      |  |  |  |  |  |

beqz r1, endloop; Branch on Equal Zero
daddi r1, r1, -4
s dsub r3, r7, r6
j loop; Jump to loop

sd r3, 100(r0)

sd r3, 100(r0)

a — (1.5 puntos) Rellena todas las filas del siguiente cronograma con la evolución de las primeras instrucciones del programa sobre el pipeline.

| Instrucción \ Ciclo | 1  | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 |
|---------------------|----|---|---|---|---|---|---|---|---|----|----|----|----|----|
| ori r1, r0, 40      | IF |   |   |   |   |   |   |   |   |    |    |    |    |    |
| beqz r1, endloop    |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
| -                   |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
|                     |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
|                     |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
|                     |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
|                     |    |   |   |   |   |   |   |   |   |    |    |    |    |    |
| -                   |    |   |   |   |   |   |   |   |   |    |    |    |    |    |

**b**— (0.5 puntos) Teniendo en cuenta las dos instrucciones de salto del programa. Para el programa completo, ¿Cuántas veces en total acierta la predicción el predictor siempre no tomado? ¿Y cuántas veces en total falla la predicción?

| Núm. aciertos: | Núm. fallos: |
|----------------|--------------|
|                |              |

c— (0,5 puntos) Si el predictor de saltos siempre no tomado se sustituye por un predictor dinámico de 2 bits con el valor 01 por defecto del historial (weak not taken), ¿cuántos ciclos de reloj se detendría el pipeline en la ejecución del programa completo debido a la instrucción begz r1, endloop y a la instrucción j loop?

| beqz r1, endloop: | j loop: |
|-------------------|---------|
|                   |         |

d— (0,5 puntos) Si el programa se ha cargado a partir de la dirección de memoria B594h ¿Cuáles serán los valores de las entradas en la tabla BHT+BTB correspondientes a las instrucciones de salto al finalizar la ejecución del programa?

| Dirección | Destino | Historial |
|-----------|---------|-----------|
|           |         |           |
|           |         |           |
|           |         |           |

